LDR | 00000nam c2200205 c 4500 | |
---|---|---|
001 | 000000823429 | |
005 | 20190823135718 | |
007 | ta | |
008 | 190816s2017 ulka 001a kor | |
020 | ▼a 9791156642992▼g 93560 :▼c \25000 | |
040 | ▼a 211043▼c 211043▼d 211043 | |
082 | 04 | ▼a 621.392▼2 22 |
090 | ▼a 621.392▼b 노승환▼c 디 | |
245 | 00 | ▼a 디지털 시스템 설계 및 실습 :▼b with VHDL & verilog HDL /▼d 노승환 지음 |
260 | ▼a 서울 :▼b 한빛아카데미,▼c 2017 | |
300 | ▼a 440 p. :▼b 삽화 ;▼c 26 cm | |
440 | 00 | ▼a IT cookbook ;▼v 364 |
500 | ▼a 색인: p. 439-440 | |
500 | ▼a 부록: Verilog의 데이터 타입과 연산자 ; VHDL의 데이터 타입, 연산자 및 Attributes ; DIGCOM 키트 | |
700 | 1 | ▼a 노승환 |
949 | ▼a 아이티 쿡북 ;▼v 364 |